Produkter

XC7Z020

Kort beskrivelse:

delenummer:XC7Z020

produsent:AMD Xilinx

Produsentnummer:XC7Z020

beskrive:IC SOC CORTEX-A9 667MHZ 484BGA

Original fabrikkstandard leveringsdato:52 uker

utvide på:Dual-core ARM® Cortex®-A9 MPCore™ Embedded System-on-Chip (SOC) SoC) IC Zynq®-7000 Artix™-7 FPGA med CoreSight™, 85K logikkenhet 667MHz 484-CSPBGA(19×19)


Produkt detalj

Produktetiketter

Produktegenskaper:

TYPE BESKRIVE
kategori Integrert krets (IC)  En del av  System-på-brikke (SoC)
produsent AMD Xilinx
serie Zynq®-7000
pakke brett
Produktstatus På salg
struktur MCU, FPGA
Kjerneprosessor Dual-core ARM® Cortex®-A9 MPCore™ med CoreSight™
Flash-minnestørrelse -
RAM størrelse 256KB
perifer enhet DMA
Tilkoblingsevne CANbus, EBI/EMI, Ethernet, IC, MMC/SD/SDIO, SPI, UART/USART, USB OTG
hastighet 667MHz
Hovedattributter Artix™-7 FPGA, 85K logikkenhet
Arbeidstemperatur -40°C ~ 100°C (TJ)
Pakke/bolig 484-LFBGA, CSPBGA
Leverandørenhetspakke 484-CSPBGA(19x19)
I/O-nummer 130
Grunnproduktnummer XC7Z020

Miljø- og eksportklassifisering:

EGENSKAP BESKRIVE
RoHS-status Overhold ROHS3-spesifikasjonen
Fuktighetsfølsomhetsnivå (MSL) 3 (168 timer)
REACH-status Ikke-REACH-produkter
ECCN 3A991D
HTSUS 8542.39.0001

Zynq-7000 SoC første generasjons arkitektur:
Zynq®-7000-familien er basert på Xilinx SoC-arkitekturen.Disse produktene integrerer et funksjonsrikt dual-core eller single-core ARM® Cortex™-A9 basert prosesseringssystem (PS) og 28 nm Xilinx programmerbar logikk (PL) i en enkelt enhet.ARM Cortex-A9 CPU-er er hjertet av PS og inkluderer også minne på brikken, eksterne minnegrensesnitt og et rikt sett med perifere tilkoblingsgrensesnitt.Prosesseringssystem (PS) ARM Cortex-A9-basert applikasjonsprosessorenhet (APU) • 2,5 DMIPS/MHz per CPU • CPU-frekvens: Opptil 1 GHz • Koherent multiprosessorstøtte • ARMv7-A-arkitektur • TrustZone®-sikkerhet • Thumb®-2-instruksjon sett • Jazelle® RCT-utførelse Miljøarkitektur • NEON™ mediebehandlingsmotor • Enkel og dobbel presisjon vektor flytepunktsenhet (VFPU) • CoreSight™ og Program Trace Macrocell (PTM) • Timer og avbrudd • Tre watchdog-timere • Én global timer • To trippeltimertellere cacher • 32 KB nivå 1 4-veis sett-assosiativ instruksjon og databuffer (uavhengig for hver CPU) • 512 KB 8-veis sett-assosiativ nivå 2 cache (delt mellom CPU-ene) • Byte-paritetsstøtte On-Chip-minne • On-chip oppstarts-ROM • 256 KB on-chip RAM (OCM) • Byte-paritetsstøtte Eksterne minnegrensesnitt • Multiprotokoll dynamisk minnekontroller • 16-bit eller 32-bits grensesnitt til DDR3, DDR3L, DDR2 eller LPDDR2-minner • ECC-støtte i 16-bits modus • 1 GB adresseplass ved bruk av singrangering av 8-, 16- eller 32-bits brede minner • Statiske minnegrensesnitt • 8-bits SRAM-databuss med opptil 64 MB-støtte • Parallell NOR-flash-støtte • ONFI1.0 NAND-flash-støtte (1-bit ECC ) • 1-bits SPI, 2-bits SPI, 4-bits SPI (quad-SPI), eller to quad-SPI (8-bits) seriell NOR flash 8-kanals DMA-kontroller • Minne-til-minne, minne-til -periferal, periferal-to-memory og scatter-gather transaksjonsstøtte I/O Periferiutstyr og grensesnitt • To 10/100/1000 tri-speed Ethernet MAC periferiutstyr med IEEE Std 802.3 og IEEE Std 1588 revisjon 2.0-støtte • DMA-gather-støtte kapasitet • Gjenkjennelse av 1588 rev.2 PTP-rammer • GMII-, RGMII- og SGMII-grensesnitt • To USB 2.0 OTG-tilbehør, som hver støtter opptil 12 endepunkter • USB 2.0-kompatibel enhets IP-kjerne • Støtter på farten, høyhastighets, fullhastighets og lav- hastighetsmoduser • Intel EHCI-kompatibel USB-vert • 8-biters ULPI eksternt PHY-grensesnitt • To fulle CAN 2.0B-kompatible CAN-bussgrensesnitt • CAN 2.0-A og CAN 2.0-B og ISO 118981-1 standardkompatibel • Eksternt PHY-grensesnitt • To SD /SDIO 2.0/MMC3.31-kompatible kontrollere • To full-dupleks SPI-porter med tre perifere brikkevalg • To høyhastighets UART-er (opptil 1 Mb/s) • To master- og slave I2C-grensesnitt • GPIO med fire 32-bits banker , hvorav opptil 54 biter kan brukes med PS I/O (en bank på 32b og en bank på 22b) og opptil 64 biter (opptil to banker på 32b) koblet til den programmerbare logikken • Opptil 54 fleksible multiplekset I/O (MIO) for perifere pin-tilordninger Sammenkobling • Høybåndbredde-tilkobling innenfor PS og mellom PS og PL • ARM AMBA® AXI-basert • QoS-støtte på kritiskel mestrer for latens og bånd.


  • Tidligere:
  • Neste:

  • Legg igjen din melding

    Relaterte produkter

    Legg igjen din melding